注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計算機/網(wǎng)絡(luò)計算機組織與體系結(jié)構(gòu)基于Quartus II的FPGA/CPLD數(shù)字系統(tǒng)設(shè)計實例(第2版)

基于Quartus II的FPGA/CPLD數(shù)字系統(tǒng)設(shè)計實例(第2版)

基于Quartus II的FPGA/CPLD數(shù)字系統(tǒng)設(shè)計實例(第2版)

定 價:¥59.00

作 者: 周潤景
出版社: 電子工業(yè)出版社
叢編項:
標(biāo) 簽: 計算機/網(wǎng)絡(luò) 計算機體系結(jié)構(gòu)

ISBN: 9787121186905 出版時間: 2013-01-01 包裝: 平裝
開本: 16開 頁數(shù): 396 字?jǐn)?shù):  

內(nèi)容簡介

  周潤景編著的《基于Quartus II的FPGA/CPLD數(shù)字系統(tǒng)設(shè)計實例(第2版)》以Altera公司全新推出的QuartusII11.0為設(shè)計平臺,結(jié)合大量的實例來介紹基于FPGA/CPLD數(shù)字系統(tǒng)的設(shè)計方法。書中的例子包含簡單的數(shù)字邏輯電路實例、數(shù)字系統(tǒng)設(shè)計實例及復(fù)雜的數(shù)字控制系統(tǒng)設(shè)計實例,由淺入深地介紹了采用QuartusII11.0進(jìn)行數(shù)字系統(tǒng)開發(fā)的設(shè)計流程、設(shè)計思想和設(shè)計技巧。本書的所有例子均在SOPC-NIOSIIEDA/SOPC系統(tǒng)上驗證。《基于Quartus II的FPGA/CPLD數(shù)字系統(tǒng)設(shè)計實例(第2版)》適合從事數(shù)字系統(tǒng)設(shè)計的研發(fā)人員閱讀,也可作為高等學(xué)校電子、通信、自動化等相關(guān)專業(yè)的教學(xué)用書。

作者簡介

暫缺《基于Quartus II的FPGA/CPLD數(shù)字系統(tǒng)設(shè)計實例(第2版)》作者簡介

圖書目錄

第1章 FPGA設(shè)計基礎(chǔ)\t
1.1 數(shù)字集成電路的分類\t
1.2 標(biāo)準(zhǔn)邏輯器件\t
1.3 可編程邏輯器件\t
1.4 QuartusⅡ簡介\t
1.5 VHDL程序簡介\t
第2章 Quartus II的使用\t
2.1 原理圖設(shè)計\t
2.2 文本編輯\t
2.3 混合編輯(自底向上)\t
2.4 混合編輯(自頂向下)\t
2.5 Qsim仿真工具的詳細(xì)使用方法\t
第3章 門電路設(shè)計范例\t
3.1 與非門電路\t
3.2 或非門電路\t
3.3 異或門電路\t
3.4 三態(tài)門電路\t
3.5 單向總線緩沖器\t
3.6 雙向總線緩沖器\t
第4章 組合邏輯電路設(shè)計范例\t
4.1 編碼器\t
4.2 譯碼器\t
4.3 數(shù)據(jù)選擇器\t
4.4 數(shù)據(jù)分配器\t
4.5 數(shù)值比較器\t
4.6 加法器\t
4.7 減法器\t
第5章 觸發(fā)器設(shè)計范例\t
5.1 RS觸發(fā)器\t
5.2 JK觸發(fā)器\t
5.3 D觸發(fā)器\t
5.4 T觸發(fā)器\t
第6章 時序邏輯電路設(shè)計范例\t
6.1 同步計數(shù)器\t
6.2 異步計數(shù)器\t
6.3 減法計數(shù)器\t
6.4 可逆計數(shù)器\t
6.5 可變模計數(shù)器\t
6.6 寄存器\t
6.7 鎖存器\t
6.8 移位寄存器\t
6.9 順序脈沖發(fā)生器\t
6.10 序列信號發(fā)生器\t
6.11 分頻器\t
第7章 存儲器設(shè)計范例\t
7.1 只讀存儲器(ROM)\t
7.2 隨機存儲器(RAM)\t
7.3 堆棧\t
7.4 FIFO\t
第8章 數(shù)字系統(tǒng)設(shè)計范例\t
8.1 跑馬燈設(shè)計\t
8.2 8位數(shù)碼掃描顯示電路設(shè)計\t
8.3 4×4鍵盤掃描電路設(shè)計\t
8.4 數(shù)字頻率計\t
8.5 乒乓球游戲機\t
8.6 交通控制器\t
8.7 數(shù)字鐘\t
8.8 自動售貨機\t
8.9 出租車計費器\t
8.10 電梯控制器\t
第9章 可參數(shù)化宏模塊及IP核的使用\t
9.1 ROM、RAM、FIFO的使用\t
9.2 乘法器、鎖相環(huán)的使用\t
9.3 正弦信號發(fā)生器的設(shè)計\t
9.4 NCO IP核的使用\t
第10章 深入使用Quartus II開發(fā)軟件\t
10.1 使用ModelSim波形編輯器對VHDL設(shè)計進(jìn)行仿真
10.2 TimeQuest時序分析儀的用法\t
10.3 SignalTap II嵌入式邏輯分析儀的使用\t
10.4 VHDL硬件設(shè)計調(diào)試\t
10.5 在VHDL設(shè)計當(dāng)中使用庫模塊\t
第11章 基于FPGA的射頻熱療系統(tǒng)\t
11.1 腫瘤熱療的生物學(xué)與物理技術(shù)概論\t
11.2 溫度場特性的仿真\t
11.3 射頻熱療系統(tǒng)設(shè)計\t
11.4 系統(tǒng)硬件電路設(shè)計\t
11.5 軟件實現(xiàn)\t
11.6 溫度場測量與控制的實驗\t
11.7 結(jié)論\t
第12章 基于FPGA的直流電動機伺服系統(tǒng)\t
12.1 電動機控制發(fā)展情況\t
12.2 系統(tǒng)控制原理\t
12.3 算法設(shè)計\t
12.4 系統(tǒng)硬件設(shè)計原理\t
12.5 系統(tǒng)軟件設(shè)計原理\t
12.6 系統(tǒng)調(diào)試及結(jié)果分析\t
12.7 結(jié)論\t
附錄A RC-EDA/SOPC實驗平臺簡介

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號