第一章 XSRP軟件無線電平臺簡介
1.1 產品硬件介紹及組成
1.1.1 XSRP簡介
1.1.2 系統(tǒng)功能框圖
1.1.3 模塊功能說明
1.1.4 XSRP前面板
1.1.5 XSRP后面板
1.2 配件介紹
1.3 連線說明
1.3.1 必連說明
1.3.2 選連說明
1.4 設備測試
1.5 使用注意事項
1.5.1 XSRP雙IP配置方法
1.5.2 XSRP與PC用網線直連的方法
第二章 FPGA集成開發(fā)環(huán)境簡介
2.1 安裝Altera QuartusⅡ集成開發(fā)環(huán)境
2.1.1 Altera QuartusⅡ簡介
2.1.2 Quartus II安裝步驟
2.2 安裝Altera USB-Blaster驅動程序
第三章 信號源設計
實驗一 模擬信號源設計
3.1.1 實驗目的
3.1.2 實驗儀器
3.1.3 實驗內容
3.1.4 實驗原理
3.1.5 實驗步驟
3.1.6 實驗記錄
實驗二 數(shù)字信號源設計
3.2.1 實驗目的
3.2.2 實驗儀器
3.2.3 實驗內容
3.2.4 實驗原理
3.2.5 實驗步驟
3.2.6 實驗記錄
第四章 編譯碼設計
實驗一 PCM編譯碼器設計
4.1.1 實驗目的
4.1.2 實驗儀器
4.1.3 實驗內容
4.1.4 實驗原理
4.1.5 實驗步驟
4.1.6 實驗記錄
實驗二 CMI編譯碼器設計
4.2.1 實驗目的
4.2.2 實驗儀器
4.2.3 實驗內容
4.2.4 實驗原理
4.2.5 實驗步驟
4.2.6 實驗記錄
實驗三 HDB3編譯碼器設計
4.3.1 實驗目的
4.3.2 實驗儀器
4.3.3 實驗內容
4.3.4 實驗原理
4.3.5 實驗步驟
4.3.6 實驗記錄
第五章 調制解調器設計
實驗一 AM調制解調器設計
5.1.1 實驗目的
5.1.2 實驗儀器
5.1.3 實驗內容
5.1.4 實驗原理
5.1.5 實驗步驟
5.1.6 實驗記錄
實驗二 FM調制解調器設計
5.2.1 實驗目的
5.2.2 實驗儀器
5.2.3 實驗內容
5.2.4 實驗原理
5.2.5 實驗步驟
5.2.6 實驗記錄
實驗三 8PSK調制解調器設計
5.3.1 實驗目的
5.3.2 實驗儀器
5.3.3 實驗內容
5.3.4 實驗原理
5.3.5 實驗步驟
5.3.6 實驗記錄
第六章 卷積編碼和維特比譯碼設計
實驗 卷積編碼和維特比譯碼設計
6.1.1 實驗目的
6.1.2 實驗儀器
6.1.3 實驗內容
6.1.4 實驗原理
6.1.5 實驗步驟
6.1.6 實驗記錄
第七章 擾碼與解擾碼設計
實驗 擾碼與解擾碼設計
7.1.1 實驗目的
7.1.2 實驗儀器
7.1.3 實驗內容
7.1.4 實驗原理
7.1.5 實驗步驟
7.1.6 實驗記錄
第八章 交織與解交織設計
實驗 交織與解交織設計
8.1.1 實驗目的
8.1.2 實驗儀器
8.1.3 實驗內容
8.1.4 實驗原理
8.1.5 實驗步驟
8.1.6 實驗記錄
第九章 同步信號提取設計
實驗一 位同步信號提取設計
9.1.1 實驗目的
9.1.2 實驗儀器/21l
9.1.3 實驗內容
9.1.4 實驗原理
9.1.5 實驗步驟
9.1.6 實驗記錄
實驗二 幀同步信號提取設計
9.2.1 實驗目的
9.2.2 實驗儀器
9.2.3 實驗內容
9.2.4 實驗原理
9.2.5 實驗步驟
9.2.6 實驗記錄
第十章 PCM傳輸系統(tǒng)設計
實驗 PCM傳輸系統(tǒng)設計
10.1.1 實驗目的
10.1.2 實驗儀器
10.1.3 實驗內容
10.1.4 實驗原理
10.1.5 實驗步驟
10.1.6 實驗記錄
參考文獻