注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)工業(yè)技術(shù)無線電電子學(xué)、電信技術(shù)CMOS納米電子學(xué):模擬和射頻超大規(guī)模集成電路

CMOS納米電子學(xué):模擬和射頻超大規(guī)模集成電路

CMOS納米電子學(xué):模擬和射頻超大規(guī)模集成電路

定 價(jià):¥129.00

作 者: [加]克日什托夫·伊涅夫斯基
出版社: 機(jī)械工業(yè)出版社
叢編項(xiàng):
標(biāo) 簽: 暫缺

ISBN: 9787111765851 出版時(shí)間: 2024-12-01 包裝: 平裝-膠訂
開本: 16開 頁數(shù): 字?jǐn)?shù):  

內(nèi)容簡介

  本書主要分為三部分:射頻電路、高速電路和高精度電路。射頻電路部分首先介紹了納米級CMOS電路設(shè)計(jì)所面臨的挑戰(zhàn)以及面臨的主要設(shè)計(jì)問題;其次詳細(xì)介紹了射頻收發(fā)器設(shè)計(jì)(包括混頻器、局部振蕩器、功率放大器等關(guān)鍵模塊)、全數(shù)字射頻信號發(fā)生器設(shè)計(jì)、倍頻器和射頻信號濾波器的設(shè)計(jì),以及功率放大器的設(shè)計(jì)。高速電路部分介紹了串行輸入/輸出鏈路設(shè)計(jì)、鎖相環(huán)相關(guān)概念和原理、延遲鎖相環(huán)的設(shè)計(jì),以及數(shù)字時(shí)鐘信號發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn)。高精度電路部分介紹了納米工藝下模擬電路設(shè)計(jì)所面臨的挑戰(zhàn)、1/f降噪技術(shù)、ΣΔ設(shè)計(jì),以及用于電力線通信的模/數(shù)轉(zhuǎn)換器。

作者簡介

  克日什托夫·伊涅夫斯基(Krzysztof Iniewski),博士,Redlen技術(shù)公司研發(fā)主管,CMOS新興技術(shù)公司執(zhí)行理事,資深電子工程師。他曾任加拿大阿爾伯塔大學(xué)電氣工程與計(jì)算機(jī)工程學(xué)院的副教授,主要研究低功耗無線電路與系統(tǒng)。他已經(jīng)在國際期刊上發(fā)表了100多篇論文,擁有18項(xiàng)國際專利。

圖書目錄

譯者序
前言
第一部分 射頻電路
第1章 模擬納米級CMOS電路2
1.1 引言2
1.2 柵漏電流對調(diào)節(jié)型共源共柵結(jié)構(gòu)的影響4
1.3 用于65 nm CMOS DVBH接收機(jī)的運(yùn)算放大器6
1.4 采用65 nm CMOS工藝的電流模式濾波器9
1.5 低電源電壓下采用65 nm CMOS工藝的低延時(shí)比較器12
1.6 用于65 nm CMOS工藝直接轉(zhuǎn)換接收機(jī)的雙體混頻器16
1.7 總結(jié)18
致謝19
參考文獻(xiàn)19
第2章 無源混頻器收發(fā)機(jī)設(shè)計(jì)21
2.1 引言21
2.2 直接變頻接收機(jī)中的無源混頻器21
2.3 直接轉(zhuǎn)換發(fā)射機(jī)中的無源混頻器47
2.4 總結(jié)52
2.5 拓展A:共模和差模激勵(lì)53
2.6 拓展B:計(jì)算基帶中由基帶交流電壓激勵(lì)產(chǎn)生的基帶電流55
參考文獻(xiàn)57
第3章 利用包絡(luò)跟蹤技術(shù)設(shè)計(jì)用于寬帶無線應(yīng)用的便攜式高效極坐標(biāo)發(fā)射機(jī)60
3.1 引言60
3.2 極坐標(biāo)發(fā)射機(jī)綜述61
3.3 使用ET/EER的RF極坐標(biāo)發(fā)射機(jī)的系統(tǒng)設(shè)計(jì)注意事項(xiàng)64
3.4 基于ET的極坐標(biāo)發(fā)射機(jī)的包絡(luò)放大器設(shè)計(jì)69
3.5 基于ET的極坐標(biāo)發(fā)射機(jī)的單片飽和PA設(shè)計(jì)73
3.6 基于ET的極坐標(biāo)發(fā)射機(jī)的系統(tǒng)測量和仿真結(jié)果74
3.7 總結(jié)82
致謝83
參考文獻(xiàn)83
第4章 全數(shù)字射頻信號發(fā)生器87
4.1 引言87
4.2 笛卡兒發(fā)射機(jī)結(jié)構(gòu)88
4.3 用于數(shù)字發(fā)射機(jī)的高速單比特ΔΣ調(diào)制器設(shè)計(jì)90
4.4 單比特輸出開關(guān)級95
4.5 帶外濾波98
4.6 總結(jié)101
致謝101
參考文獻(xiàn)101
第5章 倍頻器設(shè)計(jì):技巧和應(yīng)用103
5.1 引言103
5.2 超高速計(jì)算和通信系統(tǒng)中的倍頻器103
5.3 倍頻器中的噪聲概念104
5.4 單晶體管倍頻器105
5.5 具有內(nèi)部本振倍頻的混頻器107
5.6 奇數(shù)次倍頻器110
5.7 總結(jié)115
參考文獻(xiàn)115
第6章 可調(diào)諧CMOS射頻濾波器117
6.1 引言117
6.2 Q增強(qiáng)諧振器117
6.3 寬帶寬射頻濾波器122
6.4 自動調(diào)諧127
6.5 應(yīng)用131
6.6 總結(jié)135
參考文獻(xiàn)135
第7章 CMOS功率放大器的功率混頻器138
7.1 引言138
7.2 功率放大器設(shè)計(jì)的注意事項(xiàng)138
7.3 功率混頻器143
7.4 設(shè)計(jì)實(shí)例146
7.5 總結(jié)150
參考文獻(xiàn)150
第8章 用于無線通信的GaAs HBT線性功率放大器設(shè)計(jì)153
8.1 引言153
8.2 線性功率放大器設(shè)計(jì)153
8.3 最新功率放大器技術(shù)166
8.4 總結(jié)177
參考文獻(xiàn)178
第二部分 高速電路
第9章 高速串行I/O設(shè)計(jì)用于信道受限和功率受限的系統(tǒng)184
9.1 引言184
9.2 高速鏈路概述185
9.3 信道受限設(shè)計(jì)技術(shù)193
9.4 低功耗設(shè)計(jì)技術(shù)196
9.5 光互連200
9.6 總結(jié)209
參考文獻(xiàn)210
第10章 基于CDMA的高速片對片通信串?dāng)_消除技術(shù)218
10.1 引言218
10.2 高速I/O鏈路中的電信號219
10.3 基于CDMA的串?dāng)_消除226
10.4 均衡和計(jì)時(shí)231
10.5 基于CDMA的四線信號收發(fā)機(jī)234
10.6 總結(jié)239
參考文獻(xiàn)240
第11章 高速串行數(shù)據(jù)鏈路的均衡技術(shù)242
11.1 高速串行數(shù)據(jù)鏈路基礎(chǔ)242
11.2 信道均衡245
11.3 均衡器調(diào)諧方案256
11.4 總結(jié)264
致謝264
參考文獻(xiàn)265
第12章 ΔΣ分?jǐn)?shù)-N型鎖相環(huán)268
12.1 引言268
12.2 混合型有限沖激響應(yīng)噪聲濾波方法273
12.3 實(shí)際電路設(shè)計(jì)示例276
12.4 總結(jié)285
參考文獻(xiàn)285
第13章 延遲鎖相環(huán)的設(shè)計(jì)與應(yīng)用287
13.1 引言287
13.2 PLL與DLL287
13.3 DLL環(huán)路的動態(tài)特性288
13.4 DLL應(yīng)用290
參考文獻(xiàn)303
第14章 納米級處理器和存儲器中的數(shù)字時(shí)鐘發(fā)生器306
14.1 引言306
14.2 數(shù)字時(shí)鐘發(fā)生器307
14.3 用于高性能處理器的時(shí)鐘發(fā)生器的設(shè)計(jì)方法313
14.4 高速DRAM應(yīng)用中時(shí)鐘發(fā)生器的設(shè)計(jì)方法318
14.5 總結(jié)324
參考文獻(xiàn)324
第三部分 高精度電路
第15章 深亞微米CMOS技術(shù)中模擬電路的增益增強(qiáng)和低壓技術(shù)328
15.1 引言328
15.2 基本增益增強(qiáng)技術(shù)330
15.3 傳統(tǒng)運(yùn)算放大器在fineline技術(shù)中的比較331
15.4 基于fineline技術(shù)的運(yùn)算放大器增益提升方案334
15.5 使用部分正反饋和超級電壓跟隨器的增益提升338
15.6 低電壓技術(shù)340
15.7 總結(jié)343
參考文獻(xiàn)343
第16章 用于降低線性模擬CMOS集成電路低頻噪聲的互補(bǔ)開關(guān)MOSFET架構(gòu)346
16.1 引言346
16.2 互補(bǔ)式MOSFET架構(gòu)的原理348
16.3 對線性模擬CMOS集成電路的實(shí)現(xiàn)354
16.4 實(shí)驗(yàn)驗(yàn)證359
16.5 總結(jié)363
參考文獻(xiàn)363
第17章 具有基于軟件的校準(zhǔn)方案的寬帶高分辨率200 MHz帶通ΣΔ調(diào)制器366
17.1 引言366
17.2 帶通ΣΔ架構(gòu)367
17.3 基于軟件的校準(zhǔn)方案377
17.4 實(shí)驗(yàn)結(jié)果381
17.5 總結(jié)382
致謝382
參考文獻(xiàn)383
第18章 電力線通信系統(tǒng)的模/數(shù)轉(zhuǎn)換規(guī)范385
18.1 引言385
18.2 PLC環(huán)境中的OFDM調(diào)制386
18.3 流行的ADC架構(gòu)395
18.4 基于整數(shù)除法的ADC架構(gòu)398
18.5 總結(jié)402
參考文獻(xiàn)403
第19章 LCD的數(shù)/模轉(zhuǎn)換器405
19.1 引言405
19.2 電阻串DAC407
19.3 電阻電容DAC408
19.4 分段線性DAC409
19.5 帶極性反相器的面積效率RDAC411
19.6 總結(jié)415
參考文獻(xiàn)416
第20章 1 V以下CMOS帶隙基準(zhǔn)設(shè)計(jì)技術(shù)概述418
20.1 引言418
20.2 1 V以下CMOS帶隙基準(zhǔn)的設(shè)計(jì)挑戰(zhàn)419
20.3 1 V以下CMOS帶隙基準(zhǔn)的設(shè)計(jì)421
20.4 總結(jié)433
致謝433
參考文獻(xiàn)436

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號